BEGIN:VCALENDAR
VERSION:2.0
PRODID:IEEE vTools.Events//EN
CALSCALE:GREGORIAN
BEGIN:VTIMEZONE
TZID:Europe/Madrid
BEGIN:DAYLIGHT
DTSTART:20200329T030000
TZOFFSETFROM:+0100
TZOFFSETTO:+0200
RRULE:FREQ=YEARLY;BYDAY=-1SU;BYMONTH=3
TZNAME:CEST
END:DAYLIGHT
BEGIN:STANDARD
DTSTART:20201025T020000
TZOFFSETFROM:+0200
TZOFFSETTO:+0100
RRULE:FREQ=YEARLY;BYDAY=-1SU;BYMONTH=10
TZNAME:CET
END:STANDARD
END:VTIMEZONE
BEGIN:VEVENT
DTSTAMP:20200721T092837Z
UID:60801196-D637-4D2A-853B-BBA32613AD2D
DTSTART;TZID=Europe/Madrid:20200630T190000
DTEND;TZID=Europe/Madrid:20200630T200000
DESCRIPTION:Hola\,\n\nEl próximo martes 30 de junio de 2020 a las 19:00\, 
 se va a desarrollar la sesión ¿Qué hay dentro de una FPGA?\n\nLas FPGA 
 (Field Programmable Gate Array) son unos dispositivos que nos permiten des
 cribir un circuito digital usando un lenguaje específico (los dos más co
 munes son VHDL y Verilog). Tras el proceso de síntesis\, colocación y ru
 tado podemos grabar nuestra descripción en la memoria conectada en la FPG
 A o directamente en la FPGA (si ésta tiene la memoria integrada).\n\nA lo
  largo de esta sesión podrás conocer los elementos básicos que contiene
 n las FPGA. También se mostrarán las conexiones internas de estos elemen
 tos. Después se mostrarán diferentes tipos de recursos que se pueden enc
 ontrar en algunas FPGA. Por último\, veras Sistemas en Chip (SoC).\n\nEst
 e evento es organizado desde la UNED\, liderado por su Vicerrectorado de E
 studiantes y Emprendimiento\, en combinación con la Rama de Estudiantes d
 el IEEE de la UNED\, se desarrollará una nueva actividad con la participa
 ción de los estudiantes que pertenecen a la Rama\, en colaboración con o
 tros Vicerrectorados de la UNED (Investigación e Internacionalización\, 
 Centros Asociados)\, el Centro Asociado de Madrid en su sede de Las Tablas
 \, las Escuelas de Ingenieros Industriales\, Informáticos y la Facultad d
 e Ciencias (Matemáticas\, Físicas\, Químicas y Medio Ambiente)\, el Pro
 yecto de Innovación Docente (PID) para Grupos de Innovación Docente (GID
 ) de la UNED\, GID2016-17 &quot;Laboratorios de STEM y robótica educativa para
  la mejora de la experiencia del estudiante – STEM‐SEC&quot;\, el Capítulo
  Español de la Sociedad de Educación del IEEE y Plaza Robótica.\n\nOs e
 speramos.\n\nReciba un cordial saludo\,\n\nLa Rama de Estudiantes del IEEE
  en la UNED.\n\nCo-sponsored by: Plaza Robotica\n\nSpeaker(s): Pedro Plaza
 \, Javier Garcia Zubia\n\nAgenda: \n- Introducción a FPGA\n- Elementos b
 ásicos\n- Conexiones típicas\n- Recursos especiales\n- SoC\n\nTorrejón 
 de Ardoz\, Madrid\, Spain
LOCATION:Torrejón de Ardoz\, Madrid\, Spain
ORGANIZER:pplaza@ieec.uned.es
SEQUENCE:2
SUMMARY:¿Qué hay dentro de una FPGA?
URL;VALUE=URI:https://events.vtools.ieee.org/m/231851
X-ALT-DESC:Description: &lt;br /&gt;&lt;p&gt;Hola\,&lt;/p&gt;\n&lt;p&gt;El pr&amp;oacute\;ximo martes 3
 0 de junio de 2020 a las 19:00\, se va a desarrollar la sesi&amp;oacute\;n &amp;iq
 uest\;Qu&amp;eacute\; hay dentro de una FPGA?&lt;/p&gt;\n&lt;p&gt;Las FPGA (Field Programm
 able Gate Array) son unos dispositivos que nos permiten describir un circu
 ito digital usando un lenguaje espec&amp;iacute\;fico (los dos m&amp;aacute\;s com
 unes son VHDL y Verilog). Tras el proceso de s&amp;iacute\;ntesis\, colocaci&amp;o
 acute\;n y rutado podemos grabar nuestra descripci&amp;oacute\;n en la memoria
  conectada en la FPGA o directamente en la FPGA (si &amp;eacute\;sta tiene la 
 memoria integrada).&lt;/p&gt;\n&lt;p&gt;A lo largo de esta sesi&amp;oacute\;n podr&amp;aacute\
 ;s conocer los elementos b&amp;aacute\;sicos que contienen las FPGA. Tambi&amp;eac
 ute\;n se mostrar&amp;aacute\;n las conexiones internas de estos elementos. De
 spu&amp;eacute\;s se mostrar&amp;aacute\;n diferentes tipos de recursos que se pue
 den encontrar en algunas FPGA. Por &amp;uacute\;ltimo\, veras Sistemas en Chip
  (SoC).&lt;/p&gt;\n&lt;p&gt;Este evento es organizado desde la UNED\, liderado por su 
 Vicerrectorado de Estudiantes y Emprendimiento\, en combinaci&amp;oacute\;n co
 n la Rama de Estudiantes del IEEE de la UNED\, se desarrollar&amp;aacute\; una
  nueva actividad con la participaci&amp;oacute\;n de los estudiantes que perte
 necen a la Rama\, en colaboraci&amp;oacute\;n con otros Vicerrectorados de la 
 UNED (Investigaci&amp;oacute\;n e Internacionalizaci&amp;oacute\;n\, Centros Asoci
 ados)\, el Centro Asociado de Madrid en su sede de Las Tablas\, las Escuel
 as de Ingenieros Industriales\, Inform&amp;aacute\;ticos y la Facultad de Cien
 cias (Matem&amp;aacute\;ticas\, F&amp;iacute\;sicas\, Qu&amp;iacute\;micas y Medio Amb
 iente)\, el Proyecto de Innovaci&amp;oacute\;n Docente (PID) para Grupos de In
 novaci&amp;oacute\;n Docente (GID) de la UNED\, GID2016-17 &quot;Laboratorios de ST
 EM y rob&amp;oacute\;tica educativa para la mejora de la experiencia del estud
 iante &amp;ndash\; STEM‐SEC&quot;\, el Cap&amp;iacute\;tulo Espa&amp;ntilde\;ol de la Soc
 iedad de Educaci&amp;oacute\;n del IEEE y Plaza Rob&amp;oacute\;tica.&lt;/p&gt;\n&lt;p&gt;Os e
 speramos.&lt;/p&gt;\n&lt;p&gt;Reciba un cordial saludo\,&lt;/p&gt;\n&lt;p&gt;La Rama de Estudiante
 s del IEEE en la UNED.&lt;/p&gt;&lt;br /&gt;&lt;br /&gt;Agenda: &lt;br /&gt;&lt;ul&gt;\n&lt;li&gt;Introducci&amp;o
 acute\;n a FPGA&lt;/li&gt;\n&lt;li&gt;Elementos b&amp;aacute\;sicos&lt;/li&gt;\n&lt;li&gt;Conexiones t
 &amp;iacute\;picas&lt;/li&gt;\n&lt;li&gt;Recursos especiales&lt;/li&gt;\n&lt;li&gt;SoC&lt;/li&gt;\n&lt;/ul&gt;
END:VEVENT
END:VCALENDAR

