SPS Fundamentals & Innovations: "Eligiendo el hardware correcto" SESIÓN 3

#ieee-sps-unmsm #Processing #Signals #Arduino #ESP32 #FPGA #RaspberryPi
Share

¿Qué es SPS Fundamentals & Innovations?

Es una iniciativa académica de la IEEE SPS UNMSM diseñada para explorar la actualidad del procesamiento de señales. En esta edición, las ponencias estarán dirigidas a mostrar las capacidades, límites y aplicaciones  del procesamiento de señales aplicado a diversas arquitecturas de hardware, desde microcontroladores de bajo consumo hasta sistemas de alto rendimiento (FPGA).

¿Habrá algún costo?

El registro estará disponible a través de los canales oficiales de IEEE SPS UNMSM. Los costos de participación son los siguientes: 4 dólares con QR para certificados, 20 soles para miembros IEEE SPS, 25 soles para miembros IEEE y 30 soles para público general. Además, se realizará un sorteo de becas por taller, que incluye dos medias becas y una beca del 70%.



  Date and Time

  Location

  Hosts

  Registration



  • Add_To_Calendar_icon Add Event to Calendar

Loading virtual attendance info...

  • Contact Event Hosts
  • Survey: Fill out the survey


  Speakers

Alexander Juño of Codaerus

Topic:

Introducción al diseño de hardware usando verilog y vhdl con fpga

En este taller aprenderás los fundamentos del diseño de hardware digital utilizando los lenguajes de descripción de hardware Verilog y VHDL. Cubriremos desde la sintaxis básica y el modelado de lógica combinacional y secuencial, hasta el flujo de diseño necesario para implementar estos sistemas en dispositivos FPGA.

 

Biography:

R&D Department Leader | Soluciones IoT | Agricultura Inteligente | Industria 4.0 | SmartCities | Sistemas Embebidos





Agenda

Introducción al diseño de hardware usando verilog y vhdl con fpga

En este taller aprenderás los fundamentos del diseño de hardware digital utilizando los lenguajes de descripción de hardware Verilog y VHDL. Cubriremos desde la sintaxis básica y el modelado de lógica combinacional y secuencial, hasta el flujo de diseño necesario para implementar estos sistemas en dispositivos FPGA.